TLV757P - Texas Instruments
Description
TLV757P 저전압 강하 레귤레이터(LDO)는 초소형, 낮은 무부하 전류 LDO로서 양호한 라인 및 부하 과도 성능으로 1A를 공급합니다. TLV757P는 1.4V ~ 5.5V의 입력 전압 범위를 지원함으로써 다양한 애플리케이션에 최적화 되어 있습니다. 비용 및 솔루션 크기를 최소화하기 위해, 이 디바이스는 최신 MCU의 더 낮은 코어 전압을 지원하기 위해 0.6V ~ 5V의 고정 출력 전압으로 제공됩니다. 또한 TLV757P는 대기 전력을 최소화 할 수 있는 기능을 갖춘 낮은 IQ를 제공합니다. 이 소자는 돌입 전류를 낮추는 내부 소프트 스타트 기능이 있어 부하에 제어 전압을 제공하고 시동 시 입력 전압 강하를 최소화 합니다. 셧다운 시, 디바이스는 능동적으로 출력을 풀 다운하여 출력을 신속하게 방전하고 알려진 스타트 업 상태를 보장합니다.
TLV757P는 작은 세라믹 출력 커패시터로 안정적이어서 전체 솔루션 크기가 작습니다. 정밀 밴드 갭 및 오차 증폭기는 일반적으로 1 %의 정확도를 제공합니다. 모든 소자 버전에는 열 셧다운, 전류 제한 및 UVLO (undervoltage lockout) 기능이 통합되어있다. TLV757P는 단락 회로 이벤트 동안 열 방출을 줄이는 데 도움이 되는 내부 폴드 백 전류 제한 기능이 있습니다.
입력 및 출력 커패시터 선택
TLV757P는 안정성을 위해 0.47μF 이상의 출력 커패시턴스가 필요하다. X5R 및 X7R 유형의 세라믹 커패시터는 커패시턴스 값 및 온도에 대한 등가 직렬 저항 (ESR)의 변화가 적기 때문에 사용하십시오. 특정 애플리케이션을 위해 커패시터를 선택할 때는 커패시터의 DC 바이어스 특성을 고려해야 합니다. 더 높은 출력 전압은 커패시터의 정격출력을 상당히 감소시킵니다. 일반적으로 세라믹 커패시터는 50 %까지 저감해야 합니다. 최상의 성능을 위해 TI는 200μF의 최대 출력 커패시턴스 값을 권장합니다.
LDO의 입력 핀에 1μF 커패시터를 배치합니다. 일부 입력 서플라이는 임피던스가 높기 때문에 입력 커패시터가 입력 서플라이에 배치되므로 입력 임피던스가 감소합니다. 이 커패시터는 반응 입력 소스를 방해하고 과도 응답 및 PSRR을 향상시킵니다. 입력 전원이 넓은 범위의 주파수에서 높은 임피던스를 갖는 경우 여러 입력 커패시터가 병렬로 사용되어 주파수에 대한 임피던스를 낮춥니다. 상승, 과부하가 크고 빠르거나 빠르거나 장치가 입력 전원으로부터 몇 인치 떨어진 곳에 있으면 더 높은 값의 커패시터를 사용하십시오.
'부품 Datasheet 번역 > 부품 Datasheet 번역' 카테고리의 다른 글
ISO1211, ISO1212 - Isolated 24-V to 60-V Digital Input Receivers (0) | 2017.12.06 |
---|---|
TLV07 - OpAmp (0) | 2017.12.05 |
TPS51206 - DDR Termination Regulator (0) | 2017.12.01 |
MAX20751 - Multiphase Master (0) | 2017.12.01 |
ZLDO1117 - 1A Low Dropout Positive Regulator (0) | 2017.11.30 |