S25FL256SAGMFI00 - CYPRESS
General Description
Cypress S25FL128S 및 S25FL256S 장치는 다음을 사용하는 플래시 비 휘발성 메모리 제품입니다.
■ MirrorBit 기술 - 각 메모리 어레이 트랜지스터에 두 개의 데이터 비트 저장
■ Eclipse 아키텍처 - 프로그램 및 지우기 성능을 획기적으로 향상 시킵니다.
■ 65 nm 공정 리소그래피
이 장치 군은 SPI (Serial Peripheral Interface)를 통해 호스트 시스템에 연결됩니다. 기존의 단일 비트 SPI 직렬 입력 및 출력(단일 I / O 또는 SIO)은 두 개의 옵션 비트 (듀얼 I / O 또는 DIO)와 네 개의 비트 (쿼드 I / O 또는 QIO) 시리얼 명령처럼 잘 지원됩니다. 이 다중 너비 인터페이스는 SPI 다중 I / O 또는 MIO라고 합니다. 또한 FL-S 제품군은 클럭의 양쪽 가장자리에서 데이터를 전송하고 데이터를 읽는 SIO, DIO 및 QIO 용 DDR (Double Data Rate) 읽기 명령을 지원합니다.
Eclipse
아키텍처는 최대 128 워드 (256 바이트) 또는 256 워드 (512 바이트)를 한 번에 프로그래밍 할 수 있는 페이지
프로그래밍 버퍼를 갖추고 있어 이전 SPI 프로그램 또는 삭제 알고리즘보다 더 빠른 프로그래밍 및 삭제가 가능합니다.
플래시 메모리에서 코드를 직접 실행하는 것을 Execute-In-Place 또는 XIP 라고도 합니다. QIO
또는 DDR-QIO 명령을 통해 지원되는 최고 클럭 속도로 FL-S 디바이스를 사용함으로써 신호 판독 횟수를 획기적으로 줄이면서
기존의 병렬 인터페이스 인 비동기식 NOR 플래시 메모리와 일치하거나 이를 초과 할 수 있습니다.
S25FL128S 및 S25FL256S 제품은 다양한 임베디드 응용 프로그램에 필요한 유연성과 빠른 성능과 함께 고밀도를 제공합니다. 코드 섀도잉, XIP 및 데이터 저장에 이상적입니다.
Hardware Interface
다중 입 / 출력 (SPI-MIO)을 갖춘 직렬 주변 장치 인터페이스
많은 메모리 장치는 많은 수의 신호 연결과 더 큰 패키지 크기가 필요한 별도의 병렬 제어, 주소 및 데이터 신호로 호스트 시스템에 연결됩니다. 다수의 연결은 신호 전환이 많고 패키지 비용이 증가하기 때문에 전력 소비가 증가합니다.
S25FL128S 및 S25FL256S 장치는 모든 제어, 주소 및 데이터 정보를 4 개에서 6 개 신호로 직렬 전송하여 호스트 시스템에 연결하기 위한 신호 수를 줄입니다. 이를 통해 메모리 패키지의 비용을 줄이고 신호 스위칭 전원을 줄이며 호스트 연결 수를 줄이거나 호스트 커넥터를 다른 기능을 제공하는 데 사용할 수 있습니다.
S25FL128S 및 S25FL256S 장치는 표준 SPI (Serial Peripheral Interface) 산업을 사용하며 2 비트 (Dual) 및 4 비트 (Quad) 와이드 직렬 전송을위한 옵션 확장도 지원합니다. 이 다중 너비 인터페이스는 SPI 다중 I / O 또는 SPI-MIO라고 합니다.
'부품 Datasheet 번역 > 부품 Datasheet 번역' 카테고리의 다른 글
AD9707 - DAC (Digital-to-Analog Converters) (0) | 2017.12.21 |
---|---|
MAX3656 - Laser Driver (0) | 2017.12.20 |
AD9910 - DDS(Direct Digital Synthesizer) (0) | 2017.12.18 |
AD590 - Temperature Transducer (0) | 2017.12.15 |
BNO080 - System in Package (0) | 2017.12.14 |