Texas Instruments
Description
TPS7A52-Q1 소자는 115mV의 최대 드롭 아웃으로 2A를 소싱 할 수 있는 저잡음 (4.4μVRMS), 저전압 강하 선형 레귤레이터(LDO)입니다. 소자 출력 전압은 외부 저항 분배기를 사용하여 0.8V~5.2V까지 조정 가능합니다.
저잡음 (4.4μVRMS), 높은 PSRR 및 높은 출력 전류 기능의 결합으로 TPS7A52-Q1은 레이더 전력 및 인포테인먼트 애플리케이션에서 볼 수 있는 잡음에 민감한 부품에 이상적입니다. 이 디바이스의 높은 성능은 전원에서 생성되는 위상 잡음 및 클록 지터를 제한하므로 이 소자는 RF 증폭기, 레이더 센서 및 칩셋에 전력을 공급하는 데 이상적입니다. 특히, RF 증폭기는 디바이스의 고성능 및 5.0V 출력 기능의 이점을 제공합니다.
저 입력 전압, 저출력 (LILO) 전압 동작을 필요로하는 디지털 부하[예 : ASIC (Application-Specific Integrated Circuits), FPGA (Field Programmable Gate Array) 및 DSP (Digital Signal Processor)]에 대해 TPS7A52-Q1의 탁월한 정확성 (부하 및 온도에 대해 1 %), 원격 감지, 뛰어난 과도 성능 및 소프트 스타트 기능이 최적의 시스템 성능을 제공합니다.
TPS7A52-Q1의 다양성으로 인해 이 디바이스는 많은 까다로운 애플리케이션에 적합한 구성 요소가 되었습니다.
10 Layout
10.1 Layout guidelines
10.1.1 Board Layout
전반적인 성능을 최상으로 유지하려면 모든 회로 부품을 회로 보드의 동일한 면에 배치하고 각각의 LDO 핀 연결에 최대한 가깝게 배치하십시오. 입/출력 커패시터와 LDO 접지 핀에 접지 리턴 연결을 가능한 한 서로 가깝게 배치하고 넓은 컴포넌트 측 구리 표면으로 연결하십시오. 부정적인 시스템 성능을 피하기 위해 입력 및 출력 커패시터에 비아 및 긴 트레이스를 사용하지 마십시오. 그림 50에 제공된 접지 및 레이아웃 설계는 유도 기생을 최소화하므로 부하 전류 과도를 줄이고 잡음을 최소화하며 회로 안정성을 높여 줍니다.
성능을 향상 시키려면 접지 기준면을 사용하십시오. 접지 기준면은 PCB 자체에 내장되거나 PCB 반대편의 구성 요소 반대편에 배치됩니다. 이 기준면은 출력 전압 및 쉴드 노이즈의 정확성을 보장하고 서멀 패드와 연결될 때 LDO 디바이스의 열을 분산(또는 싱크)시키기 위해 열 평면과 유사하게 동작합니다. 대부분의 어플리케이션에서 이 접지면은 열 요구 사항을 충족시키는 데 필요합니다.